Test...
authorMalte S. Stretz <mss@apache.org>
Tue, 6 Jan 2009 12:24:22 +0000 (12:24 +0000)
committerMalte S. Stretz <mss@apache.org>
Tue, 6 Jan 2009 12:24:22 +0000 (12:24 +0000)
src/main.c
src/tlc.c

index 0b1cb15..c5f766a 100644 (file)
 // INT0:  External int, DMX sync\r
 ISR(INT0_vect)\r
 {\r
-  dmx_int_edge();\r
+//  dmx_int_edge();\r
 }\r
 \r
 // TIMER0:  8-Bit: 4 us for DMX, timeouts\r
 ISR(TIMER0_OVF_vect)\r
 {\r
-  dmx_count_frame();\r
+//  dmx_count_frame();\r
 }\r
 \r
 // TIMER1: 16-Bit: GSCLK\r
index d2c0421..80bf404 100644 (file)
--- a/src/tlc.c
+++ b/src/tlc.c
@@ -34,7 +34,7 @@ inline void clock_sclk(void)
   pin_off(PIN_TLC_SCLK);\r
 }\r
 \r
-inline void set_blnk_on(void)\r
+void set_blnk_on(void)\r
 {\r
   pin_on(PIN_TLC_BLNK);\r
 }\r
@@ -80,7 +80,8 @@ void tlc_init(void)
   pin_out_off(PIN_TLC_SIN);\r
 \r
   // Initialize blanked (ie. LEDs off).\r
-  set_blnk_on();\r
+  pin_on(PIN_TLC_BLNK);//set_blnk_on();\r
+  while (1) {}\r
 \r
   // Timer 1 is for our GSCLK:  We refresh with a GS cycle of\r
   // about 100 Hz (cf. Timer 2), for each full cycle we need to\r